首頁 >國內(nèi) >

避免英特爾的 AVX-512 問題,AMD 高管談“大小核”銳龍CPU發(fā)展

IT之家 6 月 4 日消息,AMD 公司副總裁兼客戶渠道業(yè)務總經(jīng)理 David McAfee 在 Computex 2023 期間,談到了“大小核”的混合 CPU 設計方案,表示將避免重蹈英特爾封殺 AVX-512 指令集的尷尬。

圖源 AMD

McAfee 在接受采訪中,強調(diào)了 AMD 首席技術官 Mark Papermaster 的觀點,未來 AMD 處理器會混合高性能核心和高效率核心,駕馭各種場景、加速用戶體驗。


【資料圖】

AMD 在即將推出的 EPYC Bergamo 芯片上,將裝備 Zen 4c 效率核心;目前推出的 Ryzen 7040 筆記本芯片也采用混合設計,但沒有兩種不同類型的 CPU 核心。

該媒體提問:“從概念上講,效率核心是否比專用芯片(AI 引擎)更適合 AI?”

IT之家翻譯 McAfee 的答復如下:“嚴格意義上來說,AI 引擎比所有通用 CPU 核心(自然包括效率核心)更擅長處理 AI 相關的任務”。

英特爾 AVX-512 指令集的問題至于,性能核心支持而效率核心不支持,因此英特爾在第 12 代酷睿處理器上,直接封殺了 AVX512 指令集。

AVX512 指令集固然可以讓浮點性能提升數(shù)倍,但問題是啟用之后,往往會因為功耗較高而導致 CPU 大幅降頻。

Linux 之父 Linus Torvalds 就曾噴過這個問題,他舉例說至強 W-2104 處理器在非 AVX 下頻率可達 3.2GHz,AVX-512 下就只有 2.4GHz。

McAfee 對于“大小核”混合設計的觀點如下:

我認為,通過不同的 ISA 支持、調(diào)整 IPC 等方式,并不一定是駕馭性能核心和效率核心的正確方法。

我認為在實際推行過程中會遇到巨大的挑戰(zhàn),我們已經(jīng)研究了不同核心配置選項,發(fā)現(xiàn)執(zhí)行太過于復雜,而這并不是我們當前正在采取的方法。

我們希望從應用的角度出發(fā),以更加同質(zhì)化的方式推進大小核設計,充分考慮不同核心的定位,以便于更好地發(fā)揮其優(yōu)勢。這些改進方式可以在我們未來的產(chǎn)品中得到印證。

我們會首要確保在所有核心的 ISA 和工作負載保持一致,這會帶來巨大的優(yōu)勢。

桌面銳龍(Ryzen)處理器發(fā)展至今天,對于 Windows 系統(tǒng)的調(diào)度已“駕輕就熟”,可以確認哪些進程需要核心加快優(yōu)先處理、哪些可以稍后延遲處理,再根據(jù) CPU 的性能排名和線程將任務引導到不同的核心。

AMD 已經(jīng)使用了很長時間,這是一種非常成熟的技術,會帶來內(nèi)核功能更加一致的運行機制。

我認為這是一種久經(jīng)考驗、且更貼近現(xiàn)實的方式,幫助我們設計多種不同的核心組合。相對而言,英特爾現(xiàn)有的方法在實際運行中變得過于復雜,而 AMD 會走出一條不同于英特爾的“大小核之路”。

關鍵詞:

責任編輯:Rex_04